Neben einer signierten und unsignierten Nummer eins

aber y ist es nicht, hier zu arbeiten .. mache meine Arbeit an diesem Projekt Xilinx und ich muss einen FPGA zu verlinken .. wie um die korrekte Ausgabe hierher gekommen?? : (
 
Dave_59 bin mit XILINX ... n der Code sieht wie folgt aus .. Pls helpme .. Modul Addierer (Ergebnis operand1, operand2); Eingabe unterzeichnet [31:0] operand1; ......
Nein tut es nicht. Ich bezweifle sehr, dass "Pls helpme .." gültige Syntax in jeder Sprache ist. Wie wird sich jemand, Ihnen zu helfen, wenn Sie können nicht einmal die Mühe gemacht, Kopieren und Einfügen Ihrer eigenen Code korrekt sein? edit: By the way: "n" ist nicht ein Wort in der englischen Sprache. Wenn Sie versuchen, in einer anderen Sprache kommunizieren werden, bitte erzählen Sie uns, was diese Sprache.
 
Statt dessen:
Modul Addierer (Ergebnis operand1, operand2); Eingabe unterzeichnet [31:0] operand1; Input [15:0] operand2; Ausgang unterzeichnet [31:0] Ergebnis; reg unterzeichnet [ 31:0] Ergebnis; immer @ (operand1, operand2) beginnen result = operand1 operand2 +; Ende Endmodul
Versuchen Sie folgendes:
Code:
-Modul Addierer (Ergebnis operand1, operand2); Eingabe unterzeichnet [31:0] operand1 ; Eingabe [15:0] operand2; Ausgang unterzeichnet [31:0] Ergebnis; reg unterzeichnet [31:0] [COLOR = "# FF0000"] interim2 [/COLOR]; immer @ (operand1, operand2) beginnen [COLOR = "# FF0000"] = $ interim2 signiertes (operand2); [/COLOR] result = operand1 + [COLOR = "# FF0000"] interim2 [/COLOR]; Ende Endmodul
 

Welcome to EDABoard.com

Sponsor

Back
Top