Wie stellt man die Störgeräusche in PLL simulieren?

F

flyinspace

Guest
Hallo, wie wir alle bekannt sind, kann Phasenrauschen der PLL simuliert in SpectreRF von PSS & Pnoise Analyse. Allerdings ist das Ergebnis der PN nur Rauschen enthält die Art von Transistoren und Widerständen. Meine Probleme sind: 1, Die Hilfsenergie und der Großteil induzieren auch die Geräusche in PLL-Schaltung, dann, wie sie ihre Wirkungen auf die gesamte PN Ergebnis betrachten? 2, Jetzt PLL-Schaltung liegt im Allgemeinen im Mischsignal-IC oder SOC, dann die Störung aus einer digitalen Teile können auch an den PN wirken wenn es die Wirkung von angemessenen Aufteilung verringert werden kann. Wie können wir diesen Effekt zu berücksichtigen? 3, können diese Effekte simuliert werden SpectreRF? Wenn es kann, dann, wie es geht?
 
Für Substrat Lärm, müssen Sie das Substrat erste Modell. Es gibt einige Bücher über Kluwer Injektion von Rauschen durch Substrate. Empirisch sind die Ergebnisse der PSS-Simulation über 10dB besser als den tatsächlichen Maßen, wenn Sie etwas zu leichtfertig mit dem Layout getan haben. Dies kann durch Induktoren zwischen VDD und der PMOS-Vorspanntransistoren, besonders minimiert werden. in den Ring-Oszillatoren. und verbindet Gründen der analogen und digitalen Schaltungen auf dem Chip. (ja, das ist richtig lesen Sie es richtig, haben den Anschluss mit der Begründung onchip) Blick auf den beigefügten These von Li Lin vom Berkeley. Sie hat 200mV Signal bei unterschiedlichen Frequenzen in Reihe mit thepower verfügt, um die Störungen zu messen.
 

Welcome to EDABoard.com

Sponsor

Back
Top