Wie In Self Test für RAM Built Umsetzung mit Verilog

W

writetoknitin

Guest
Sofern ein Verilog-Code ist für ein RAM zur Verfügung, wie man über das Schreiben ein BIST-Code für das RAM zu gehen.

 
Ich weiß, SRAM hat einige Standard-Test algrithm.pls Suchmaschine Google für diesen.
Sie können wählen Sie ein zu verwenden.
und setzen es in RTL, vergessen Sie nicht, eine MUX verwenden, um einen normalen Modus geben und ein Modus bist.

 
hallo,
Sie haben zwei Möglichkeiten:
1.mit membist von Mentor, es zu tun, ist dieses Tool einfach zu bedienen
2.finden ip auf OpenCore Website.

 
Mentor Mbistarchitecture ist leistungsfähige Werkzeuge, um Speicher bist Logik in der RTL-Format zu geben.Es ist lesbar.
Sie können Speicherplatz BIST-Schaltung durch eine LFSR und PREG, Es ist zwei FSM.Sie können einen DFT-Buch.
Und man kann sich Synopsys DW_rambist über die Erinnerung bist arch.

Für Test-Algorithmus und Schuld-Modell zu erhalten suchen im IEEE-oder google.Es gibt eine Menge Papier zu sagen.

Oder sehen Sie das Buch
Essentials of Electronic Testing for Digital, Memory-, Mixed-Signal-und VLSI-Schaltkreise
von Michael J Bushnell, Vishwani D Agrawal

 
Ich hoffe, BIST wird mittels des Tools müssen Sie nicht manuell

gehen Sie einfach durch den Vorgang begleitet von mbistarchitectwritetoknitin schrieb:

Sofern ein Verilog-Code ist für ein RAM zur Verfügung, wie man über das Schreiben ein BIST-Code für das RAM zu gehen.
 
1) bist der Controller ist, indem die memeory Modell als Input für die mbistarchitect Tool generiert
2) Es erzeugt Controller bist, bist Verbindung und Testbench fühlt.
3) jetzt simulieren dieses 3-Dateien und die Erinnerung, wenn der Test besteht, dann gut, wenn sie nicht gerade debuggen.

 

Welcome to EDABoard.com

Sponsor

Back
Top