Trivia: stacked DRAMs

R

Rafael Deliano

Guest
War nicht sehr bekannt, scheint aber mal einen
Anlauf vieler Hersteller gegeben zu haben:

http://www.embeddedFORTH.de/temp/oki1985.pdf

https://www.ebay.de/itm/9x-HYB42128P2-128kbit-DRAM-stacked-DIP-Siemens/312834916284?hash=item48d669ffbc:g:JX4AAOSwNYRZnzeJ

https://www.ebay.com/itm/Mostek-128k-dram-stacked-memory-chip-4-pcs-MK4128N-15-/133010270562

Setzt voraus daß man zweiten Chip mit invertiertem Chipselect fertigt.
Z.B. durch Bonddraht auf anderes Pad.

Nur wenige Anwendungen erlauben identische ICs. Z.B. CMOS-Analogschalter
die man in Breadboard niederohmiger machen will.

MfG JRD
 
On 11/9/19 2:45 PM, Rafael Deliano wrote:
War nicht sehr bekannt, scheint aber mal einen
Anlauf vieler Hersteller gegeben zu haben:

http://www.embeddedFORTH.de/temp/oki1985.pdf

https://www.ebay.de/itm/9x-HYB42128P2-128kbit-DRAM-stacked-DIP-Siemens/312834916284?hash=item48d669ffbc:g:JX4AAOSwNYRZnzeJ


https://www.ebay.com/itm/Mostek-128k-dram-stacked-memory-chip-4-pcs-MK4128N-15-/133010270562


Setzt voraus daß man zweiten Chip mit invertiertem Chipselect fertigt.

DRAMs diesen Alters haben keinen Chipselect. Dort passiert alles über
/RAS und /CAS-Signale. Da dabei auch noch die Adressen dem Chip
übergeben werden kann man nicht mit invertierten Signalen arbeiten.

Bei 64 KBit DRAMs ist aber Pin 1 unbenutzt, darüber könnte man was
gehackt haben. Braucht dann aber Unterstützung vom Board und
DRAM-Controller. Aus diesem Grund wird es sich nicht durchgesetzt haben
und die Designer haben einfach auf die 256KBit DRAMs gewartet.


Nur wenige Anwendungen erlauben identische ICs. Z.B. CMOS-Analogschalter
die man in Breadboard niederohmiger machen will.

Oh, man kann problemlos zwei identische 64 KBit DRAMs
übereinanderstecken. Funktioniert problemlos, bringt aber nur in einem
Falle einen Vorteil und das ist bei der Fehlersuche. Wenn sich das
Verhalten des Rechners durch das aufgesteckte RAM ändert ist das auf der
Platine befindliche sehr wahrscheinlich defekt.

Gerrit
 
Am 09.11.2019 um 14:45 schrieb Rafael Deliano:
War nicht sehr bekannt, scheint aber mal einen
Anlauf vieler Hersteller gegeben zu haben:

http://www.embeddedFORTH.de/temp/oki1985.pdf

https://www.ebay.de/itm/9x-HYB42128P2-128kbit-DRAM-stacked-DIP-Siemens/312834916284?hash=item48d669ffbc:g:JX4AAOSwNYRZnzeJ


https://www.ebay.com/itm/Mostek-128k-dram-stacked-memory-chip-4-pcs-MK4128N-15-/133010270562


Setzt voraus daß man zweiten Chip mit invertiertem Chipselect fertigt.
Z.B. durch Bonddraht auf anderes Pad.

Und es gab Hybrid-Hersteller, die die Chips auf Substrat geklebt
zusammen geschaltet haben als DRAM-Module.

http://www.server-alpha.de/hybridspeicher/index.htm

Wie ich letztens erst erfuhr, gab es wohl auch Versuche die
Speicherkapazität weiter zu erhöhen durch Stapelbauweise der
Hybridmodule.

W.
 
Am 09.11.19 um 15:30 schrieb Wolf gang P u f f e:
Am 09.11.2019 um 14:45 schrieb Rafael Deliano:
War nicht sehr bekannt, scheint aber mal einen
Anlauf vieler Hersteller gegeben zu haben:

Und es gab Hybrid-Hersteller, die die Chips auf Substrat geklebt
zusammen geschaltet haben als DRAM-Module.

http://www.server-alpha.de/hybridspeicher/index.htm

Wie ich letztens erst erfuhr, gab es wohl auch Versuche die
Speicherkapazität weiter zu erhöhen durch Stapelbauweise der
Hybridmodule.

Die Lötstellen der SMB Cs sehen ja nicht gerade vertrauenserweckend aus.

--
---hdw---
 
Am 09.11.2019 um 14:45 schrieb Rafael Deliano:
War nicht sehr bekannt, scheint aber mal einen
Anlauf vieler Hersteller gegeben zu haben:

http://www.embeddedFORTH.de/temp/oki1985.pdf

https://www.ebay.de/itm/9x-HYB42128P2-128kbit-DRAM-stacked-DIP-Siemens/312834916284?hash=item48d669ffbc:g:JX4AAOSwNYRZnzeJ


https://www.ebay.com/itm/Mostek-128k-dram-stacked-memory-chip-4-pcs-MK4128N-15-/133010270562

Sowas habe ich diskret aufgebaut, 8-stöckig 2017(?)

Setzt voraus daß man zweiten Chip mit invertiertem Chipselect fertigt.
Z.B. durch Bonddraht auf anderes Pad.

mit Freiluftleitungen zum 74138, weil der AIM-65 für beide einen Sockel
hatte :)

DoDi
 
> http://www.server-alpha.de/hybridspeicher/index.htm

Recht eng gepackt.
Die Speicher waren NMOS und es wurde dann kritischer mit Verlustleistung.

MfG JRD
 
> die Designer haben einfach auf die 256KBit DRAMs gewartet.

Die zu späte Markteinführung als 256k bereits verfügbar war
dürfte tatsächlich eines der Probleme gewesen sein.
Sonst war es eigentlich keine schlechte Idee, weil billig.
Wer riesige Leiterplatte hatte a la Minicomputer für den
waren zwei Standard-ICs immer die bessere Lösung.
Es gab aber Anwender die keinen Platz hatten. ECB-Bus
auf Europakarte oder auch Speichererweiterungen
für IBM-PC. Da wäre ein Nischenprodukt anwendbar.
Wenn man den stacked DIP sockelt hat man aber Problem
mit der Bauhöhe. Einlöten scheint kritisch wenn die
oberen ICs verlötet sind und die Verbindung aufschmilzt.
Sieht auf den Fotos jedenfalls nicht nach Punktschweißen aus.

MfG JRD
 

Welcome to EDABoard.com

Sponsor

Back
Top