SPI Schnittstelle

S

siki_23

Guest
Hallo
Ich will SPI EEPROM 93C56 mit SPARTAN II FPGA.How Schnittstelle zu der SPI-Schnittstelle und die Daten, was maximale Frequenz Ich werde Nutzungsbedingungen.

Brauchte ich die Opcodes in steigenden Flanke und Daten in Fallende Flanke bieten

Gib mir Vorschläge

 
Erkundigen Sie sich bei Gerät Datenblatt für maximale Taktfrequenz (SK Pin).Einige Geräte können mit 1 MHz, andere mit 2 MHz ..
Diese Frequenz hängt auch von der Versorgungsspannung: für 5V-2MHz, für 2,7 V-1 MHz und für 1,8 V-0.25Mhz
Zitat:eek:f this clock input, while output data (DO) from the device is driven from the rising edge of this clock input.
Alle Input-Informationen (DI), das Gerät ist auf die steigende Flanke

des Clock-Eingang verriegelt, während die Output-Daten (DO) aus dem Gerät aus der steigenden Flanke des Clock-Eingang angesteuert wird.
 
<img src="http://www.edaboard.com/images/smiles/icon_idea.gif" alt="Idea" border="0" />

Von 93C56 datasheet:
: arrow: Max-Frequenz: 250 KHz
: arrow: FPGA erzeugen Datenausgabe auf der fallenden Flanke (für Opcode oder Daten)
: arrow: FPGA-Sample-Daten auf steigende Flanke

 

Welcome to EDABoard.com

Sponsor

Back
Top