Logical Aufwand

M

master_picengineer

Guest
Hi all,
Angenommen, Sie haben einen synchronen System bestehend aus dffs und kombinatorische Logik wie in der Abbildung unten;
Angenommen, wir wollen diese dff fallig am Rand der Uhr, so haben wir die Verwendung eines Umrichters, um die Input-Signal in jedem DFF.
Das Problem ist die Kapazität dieser Wechselrichter zur Unterstützung von al diese dffs.In der Tat die Kapazität Eingang des dffs haben einen großen Einfluss auf die Geschwindigkeit dieser signal.fig 2.
Eine Lösung ist die Verwendung einer bestimmten Anzahl von Inverter.Lassen Sie nehme an, dass jeder Wechselrichter 4 Laufwerke dff.
1 - Meine erste Frage ist, wie Sie feststellen, wie viele dffs für jeden Transistor?
2 - Coud verwenden wir einen Wechselrichter für jeden dff?
3 - Wenn die Frage 1 und 2 sind in Ordnung, dass bedeutet, dass n-Wechselrichter eingesetzt werden können.Meine dritte Frage ist, dass die gemeinsame Eingabe von all diesen Inverter haben das gleiche Problem, da die Wechselrichter themseves eine Eingangskapazität, die sich auf die Signal Integrität.Dies kann nicht hingenommen werden, wenn dieses Signal ist ein Taktsignal.

Vielen Dank im Voraus für Ihre Antworten.
Es tut uns leid, aber Sie müssen zum Login, um die Anlage

 

Welcome to EDABoard.com

Sponsor

Back
Top