Kurze Schaltplan-Frage

N

Nicolas Brentz

Guest
Hallo,

ich versuche den Dekadenzähler 4017 nach
http://www.elektronik-kompendium.de/public/arnerossius/schalt/fuerpc/hdd_ll.
gif zu beschalten. Also das "CK" ist nehme ich an PIN 14 "CP0" ?
Das "R" ist PIN 15 "MR" ?
Und das knifflige : Ist "EN" gleich PIN 16 "VDD"?

Ich nehme an, jedesmal wenn ich den Kontakt zu CK schließe, wird eine andere
der "o0" bis "o9" durchgeschaltet?

Vielen Dank,
Nico
 
Nicolas Brentz schrieb:

Also das "CK" ist nehme ich an PIN 14 "CP0" ?
Das "R" ist PIN 15 "MR" ?
Soweit richtig.

Und das knifflige : Ist "EN" gleich PIN 16 "VDD"?
Nö, Pin 13, Clock Enable. Vdd und Vss müssen natürlich auch an 5V bzw.
Masse angeschlossen werden. Das geht aus dem Schaltplan nicht hervor.

CU Christian
--
Christian Zietz - CHZ-Soft - czietz (at) gmx.net
WWW: http://www.chzsoft.com.ar/
PGP-Key auf Anfrage oder ueber http://www.keyserver.net/
 
Christian Zietz schrieb:

Nö, Pin 13, Clock Enable. Vdd und Vss müssen natürlich auch an 5V bzw.
Masse angeschlossen werden. Das geht aus dem Schaltplan nicht hervor.
ACK, und zudem hat Arne das reichlich umständlich realisiert. Einfacher
ist es einen 74HC4017 zu verwenden, die LEDs direkt an die Ausgänge,
Kathoden zusammenklemmen, *einen* Widerstand (68R für blaue LEDs) nach
Masse. Der PNP-Transistor und die beiden Widerstände fallen weg, das
Eingangssignal geht direkt auf Clk, evtl. mit 22k Pullup.


Gruß Dieter
 
"Nicolas Brentz" <NGinterest@gmx.net> schrieb im Newsbeitrag
news:2qu81tF14a6ppU1@uni-berlin.de...

Also das "CK" ist nehme ich an PIN 14 "CP0" ?
Das "R" ist PIN 15 "MR" ?
Und das knifflige : Ist "EN" gleich PIN 16 "VDD"?
Du hast offenbar einen HEF4017, mit den Eingaengen CP0?CK, CP1=EN, MR=R
statt dem CD4017 von www.ti.com (ehemals Harris) mit CLOCK, CLOCK INHIBIT
und RESET, von www.nsc.com oder Fairchild mit CLOCK, CLOCK ENABLE, RESET,
www.onsemi.com (CLOCK, EN, RESET).
Bei wem es aber CK, EN und R heisst, weiss cih auch nicht.
An VDD kommen uebrigens Plus 5V.

Ich nehme an, jedesmal wenn ich den Kontakt zu CK schließe, wird eine andere
der "o0" bis "o9" durchgeschaltet?

Es sei denn, dein Taster prellt (wie jeder mechniasche Taster).
Dann schau unter F.29.1. Entprellen von Tastern in die
de.sci.electronics FAQ: http://dse-faq.elektronik-kompendium.de/
--
Manfred Winterhoff, reply-to invalid, use mawin at despammed.com
homepage: http://www.geocities.com/mwinterhoff/
Read 'Art of Electronics' Horowitz/Hill before you ask.
Lese 'Hohe Schule der Elektronik 1+2' bevor du fragst.
 
Nö, Pin 13, Clock Enable. Vdd und Vss müssen natürlich auch an 5V bzw.
Masse angeschlossen werden. Das geht aus dem Schaltplan nicht hervor.
Vielen Dank, das klappt. Kann mir jemand mal für die Zukunft die Bezeichnung
erklären? Vdd, Vss und das negative CP1 alias enable?

Danke!
 
Nicolas Brentz wrote:
Vielen Dank, das klappt. Kann mir jemand mal für die Zukunft die Bezeichnung
erklären? Vdd, Vss und das negative CP1 alias enable?
Für VDD, VSS etc. fand ich
http://www.ostermann-net.de/electronic/dse-faq.htm#F.5.3 ganz nett

/ClkEnable tut hier wenn es auf High ist die Clock unterbrechen, d.h.
solange das Signal High ist, wird nicht gezählt. Nur wenn es Low ist,
kommt die Clock überhaupt beim Zähler an.

Greetz
Dennis
 

Welcome to EDABoard.com

Sponsor

Back
Top