[Hilfe] Vorverstärker vor dem Komparator

S

skyeaglemm

Guest
Frage: Ein 6-Bit-2 GSample / s Flash A / D-Wandler mit Vref = 1V. Es verwendet ein Array von Vorverstärker durch einen Komparator Array. (A) Der Komparator kann ein 50mV Unterschied an ihrem Eingang in voller Logikpegel an seinem Ausgang zu lösen. Was ist der Gewinn im Vorverstärker benötigt? Soution: VLSB = = Vref/64 15.6mV, minimale Eingang Vorverstärker = VLSB / 2, die verstärkt auf 50mV müssen. So gewinnen = 6,4 Ich bin verwirrt, warum Minimum Eingang Vorverstärker = VLSB / 2. wenn vin = 15mV, die Eingabe der ersten Vorverstärker ist nur 15,6-15 = 0,6 mV
 
Die Mindestanforderung für den ADC zu lösen ist 1/2LSB. In Ihrem Fall die 1LSB = 15.6mV. Also die mininum Vlotage Unterschied, dass erkannt werden kann, ist 7.8mV. Wenn Sie Ihre Eingabe 15mV ist, ist die korrekte Ausgabe 6'b000001. Da der Eingang passieren das erste Kriterium des ersten Komparators in Flash-ADC. Für den zweiten Komparator ausgegeben werden um 1 erhöht. Ihre Eingabe muss größer sein als 7,8 15,6 mV. Yibin.
 

Welcome to EDABoard.com

Sponsor

Back
Top