Digitale Demodulation

S

shaomiss

Guest
Hallo, ich möchte FPGA verwenden, um QPSK Demodulation. IF = 140MHz BW = 3,5 MHz Ich will 70MHz Clock Probe mit dem ZF-Signal, die Dosis das?
 
es ist besser, wenn u eine DDC am vorderen Ende b4 Demodulation verwenden, um diese IF das Basisband oder in unmittelbarer Nähe des Basisband umzuwandeln. B / w von 3,5 MHz ist kein Problem für einen FPGA zu einer QPSK-Demodulation durchzuführen. was ist die Datenrate erforderlich?
 
70MHz wird nicht funktionieren, 60MHz-65MHz vielleicht gut. Wenn Sie 70MHz Abtasttakt verwenden, wird das abgetastete Signal der negativen Spektrum Alias mit positiven Spektrum sein, und du wirst nicht demodulieren Ihr PSK-Signal. Wenn Sie 60M-65MHz Abtasttakt verwenden, werden die abgetasteten digitalen Signals wichtigsten Spektrum in 10M-20MHz lokalisiert werden, und der Alias-Effekt tritt nicht auf.
 
Hallo, ich möchte eine Frage zu dem Thema zu bitten. Können wir implementieren eine solche Demodulation mit DSPs? Gibt es eine DSP-Karte für diese Anwendung (TI oder Motorola)? Ich möchte lernen, ob eine solche Demodulation auf einer DSP mit Simulink automatische Code-Generierungs-Tool implementiert werden kann. Dank
 
Hallo emrek kann u verwenden DSPs auf digitale Demodulatoren, sofern die Datenrate niedrig zu implementieren. Für höhere Datenrate Systeme die nicht: der MAC-Berechnungen wird morem werden, und u erfordern viele Multiplikatoren gleichzeitig arbeiten, um die Datenrate zu erhalten. Der Unterschied in der no: von Multiplikatoren für die DSPs und FPGAs sind hoch, und so FPGA kann eine bessere Leistung für den gleichen Vergleich zu DSPs geben
 
Hallo, ich möchte FPGA verwenden, um QPSK Demodulation. IF = 140MHz BW = 3,5 MHz Ich will 70MHz Clock Probe mit dem ZF-Signal, die Dosis das?
 
es ist besser, wenn u eine DDC am vorderen Ende b4 Demodulation verwenden, um diese IF das Basisband oder in unmittelbarer Nähe des Basisband umzuwandeln. B / w von 3,5 MHz ist kein Problem für einen FPGA zu einer QPSK-Demodulation durchzuführen. was ist die Datenrate erforderlich?
 
70MHz wird nicht funktionieren, 60MHz-65MHz vielleicht gut. Wenn Sie 70MHz Abtasttakt verwenden, wird das abgetastete Signal der negativen Spektrum Alias mit positiven Spektrum sein, und du wirst nicht demodulieren Ihr PSK-Signal. Wenn Sie 60M-65MHz Abtasttakt verwenden, werden die abgetasteten digitalen Signals wichtigsten Spektrum in 10M-20MHz lokalisiert werden, und der Alias-Effekt tritt nicht auf.
 
Hallo, ich möchte eine Frage zu dem Thema zu bitten. Können wir implementieren eine solche Demodulation mit DSPs? Gibt es eine DSP-Karte für diese Anwendung (TI oder Motorola)? Ich möchte lernen, ob eine solche Demodulation auf einer DSP mit Simulink automatische Code-Generierungs-Tool implementiert werden kann. Dank
 
Hallo emrek kann u verwenden DSPs auf digitale Demodulatoren, sofern die Datenrate niedrig zu implementieren. Für höhere Datenrate Systeme die nicht: der MAC-Berechnungen wird morem werden, und u erfordern viele Multiplikatoren gleichzeitig arbeiten, um die Datenrate zu erhalten. Der Unterschied in der no: von Multiplikatoren für die DSPs und FPGAs sind hoch, und so FPGA kann eine bessere Leistung für den gleichen Vergleich zu DSPs geben
 

Welcome to EDABoard.com

Sponsor

Back
Top