Deshalb cml zu CMOS-Wandler benötigt

M

manissri

Guest
für Referenzprojekt clk Schaltung meiner Eingabe von 0 bis 700mV für die Versorgung von 1,2 V so für das Erhalten der cmos clk (0 bis 1,2 Volt), warum ich zur Eingabe in cml gepulst, um CMOS-Wandler setzen müssen. Welchen Nutzen kann ich bekommen. durch diese. Die andere Option ist, wenn ich diese clk setzen, um einen Wechselrichter i der vollen Gange (0 bis 1,2 V) clk bekommen kann. so was ist der Unterschied, indem sie einen Wechselrichter und CML zu cmos con.
 
CML-Ausgang Schaukel ist klein und verschoben durch DC (common mode Ausgang des CML-Stufe). Wenn dieser Ausgang ist direkt mit dem CMOS-Standard-Schaltungen Laufwerk verwendet, wird es nicht ausreichen, um das Gerät auszuschalten PDN und PUN Netzwerke präsentieren auf der CMOS-Schaltungen, was zu großen Leckagen und damit statischen Stromverbrauch und degradieren Lärm Margen. Auch CMOS Einzel Eingabe ist beendet, während CML ist der Differential-Ausgang. CML zu CMOS-Wandler ist Single am Ausgang mit Differenzeingang endete damit führt die erforderlichen Umbau und verwirft die Eingabe des Common-Mode und kann seine Leistung common mode einstellen zu müssen Schaukel zu erreichen, voll fahren die CMOS-Stadien.
 
Darüber, was ieropsaltic Staaten, ein weiteres Problem mit dem Fahren 0-.7V clk-Signals in ein Wechselrichter direkt Ihre Uhr duty cycle schlecht verzerrt wird.
 

Welcome to EDABoard.com

Sponsor

Back
Top